❶ fpga能做什麼
可以從事通信、數據處理、網路、儀器、工業控制、軍事、航空航天、集成電路、人工智慧等領域的工作。
❷ 如何使用vivado isim模擬
使用vivado isim模擬的方法和過程如下:
1) 測試平台建立;
a) 在工程管理區點擊滑鼠右鍵,彈出菜單選擇New Source,彈出界面; b) 輸入文件名,選擇Verilog Test Fixture,打鉤add to project,單擊NEXT;
c) 選擇要模擬的文件,點擊NEXT;
d) 點擊「FINISH」,就生成一個Verilog測試模塊。
ISE能自動生成測試平台的完整構架,包括所需信號、埠聲明以及模塊調用的實現。所需要完成的工作就是initial….end模塊中的「//Add stimulus here」後面添加測試向量生成代碼。
這里給出示例測試代碼,將其添加於//Add stimulus here處
#100;
SW = 7;
#100;
SW = 11;
#100;
SW = 13;
#100;
SW = 14;
2) 測試平台建立後,在工程管理區將狀態設置為「Simulation」;選擇要模擬的文件名,
過程管理區就會顯示「Isim simlator」;
3) 下拉「Isim simlator」,選擇「Simulate Behavioral Model」,單擊滑鼠右鍵,現在「Process Properties」可修改模擬遠行時間等。
4) 修改後,直接雙擊「Isim simlator」中的「Simulate Behavioral Model」進行模擬。
檢查模擬結果是否達到預期設計目標。
Vivado設計套件,是FPGA廠商賽靈思公司2012年發布的集成設計環境。包括高度集成的設計環境和新一代從系統到IC級的工具,這些均建立在共享的可擴展數據模型和通用調試環境基礎上。集成的設計環境——Vivado設計套件包括高度集成的設計環境和新一代從系統到IC級的工具,這些均建立在共享的可擴展數據模型和通用調試環境基礎上。